SK하이닉스, 2세대 10나노급 'DDR4 D램' 개발
SK하이닉스가 2세대 10나노급(1y) 미세공정을 적용한 8Gbit(기가비트) DDR4 D램을 개발했다고 12일 밝혔다.

2세대 제품은 1세대(1x) 대비 생산성이 20% 가량 향상됐고, 전력 소비도 15% 이상 감축해 업계 최고 수준의 전력 효율도 갖췄다. 데이터 전송 속도는 DDR4 규격이 지원하는 최고 속도인 3200Mbps까지 안정적인 구현이 가능하다.

신제품에는 데이터 전송 속도 향상을 위해 '4Phase Clocking' 설계 기술을 적용했다. 해당 기술은 데이터 전송 시 주고 받는 신호를 기존 대비 두 배로 늘려 제품의 동작 속도와 안정성을 향상시켰다. 고속도로 톨게이트 요금 정산소를 늘려 차량의 통행을 원활히 하는 것과 같은 논리다.

SK하이닉스는 전력소비를 줄이고 데이터 오류발생 가능성을 낮추기 위해 독자적인 '센스 앰프(Sense Amp) 제어 기술'도 도입했다. D램 셀에 작은 전하 형태로 저장돼 있는 데이터를 감지하고 증폭시켜 외부로 전달하는 센스 앰프의 성능을 강화하는 기술이다.

D램에서는 센스 앰프의 역할이 중요하다. 공정이 미세화될수록 트랜지스터의 크기가 작아져 데이터 감지 오류 발생 가능성이 높아지기 때문이다. SK하이닉스는 이같은 문제를 극복하기 위해 트랜지스터의 구조를 개선해 오류 발생 가능성을 낮췄다. 여기에 데이터 증폭·전달 기능을 하는 회로에 전력 소모가 낮은 내부 전원을 추가해 동작에 필요한 만큼의 전력만을 공급함으로 불필요한 전력 사용을 방지했다.

김석 SK하이닉스 DRAM마케팅담당 상무는 "이번에 개발 완료된 2세대 10나노급 DDR4는 고객이 요구하는 성능과 용량을 모두 갖춘 제품"이라며 "내년 1분기부터 PC와 서버 시장을 시작으로 모바일을 비롯한 다양한 응용처에 걸쳐 미세공정 기술을 확대 적용해나갈 계획"이라 말했다.

윤진우 한경닷컴 기자 jiinwoo@hankyung.com
기사제보 및 보도자료 open@hankyung.com